新浪博客

磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》

2015-08-29 08:52阅读:
飞碟、磁能、反重力讲座

刘中凯20158月于北京

博客:http://blog.sina.com.cn/u/2940475465

磁能讲座(50

《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》

斯坦利·迈耶的奇特的以电场能量分解水的技术,使用了一种很具特色的脉冲串,见图1、图2


磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》


1


磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》

2


2中的英文(从左至右)的意思是:
50% duty-cycle pulse 占空比为50%的脉冲
gate time 控制/选通时间(或脉冲串间隔时间)
geted pulse train 得到的脉冲串
reduced gate time 减小或缩短的脉冲串间隔时间

但是发明人在专利中并没有公布详细的电路图,这给一些人造成了很大麻烦,其实这个电路很简单,实现的方法也很多,下面我们就介绍一个可以产生这种脉冲串的简单实用的电路。
根据2a)的波形,我们可以使用这样的方法,例如,先使用《磁能讲座》(30)中介绍的电路(最好用这个电路),产生一个占空比为20~30%左右的脉冲(如下面图3中的Vi所示),然后使用脉冲二倍频技术,使这个单个的脉冲变成双的就OK了(如下面图3中的CP1V0所示)。


磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》

3

实现这个目的电路很多,由4二输入与非门CD4011两个门组成的脉冲二倍频电路即是其中之一,该脉冲倍频器由4二输入与非门CD4011中的两个门组成,相对来讲更加简单,只需一块集成电路就搞定了。其工作原理是:用CD4011其中的一个门D1组成反相器,使输入脉冲的下降沿反相,从而使输入脉冲的上升沿和下降沿在通过两个RC电路和D2时各输出一个脉冲(如图3 CP1所示),这样便实现了输入脉冲二倍频的目的,电路原理如4所示,


磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》

4

CD4011电压使用范围 -0.5~18V
4中的D1D2CD4011中的两个二输入与非门。脉冲Vi从左侧输入后,经过两个RC电路和两个二输入与非门的作用,最后从右侧输出了倍频的脉冲V0

下面5、图6CD4011芯片及实物芯片接线图,CD4011这类芯片引脚的排列、识别及使用注意事项,见磁能讲座(29中的相关内容。

磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》


5



磁能讲座(50)《斯坦利·迈耶实验中一个简单实用的脉冲串发生电路》
6 CD4011组成的脉冲二倍频电路实物芯片接线图

6这个实物芯片电路图中:
1. VDD接电源正极, Vss接电源负极
2. Vin是脉冲输入端, Vout是脉冲输出端
3. 电容C1C2容量相同(这两个电容的容量可在100~10000P范围内选择,使用的频率越高,这两个电容越小
4. 电位器R1R2阻值相同,(这两个电位器的阻值可在200~500K范围内选择,倍频后脉冲的波形及占空比要调整,通过使用与频率相匹配的电容,及调整这两个电位器,可以在倍频后取得理想的波形和占空比
5. 图中第3脚引线上的交叉点(共2个)不连接
6. 不用的输入端(891213)全接负极

最后,芯片CD4011可由CD4093代替,CD4093的电压使用范围是3~15V


祝各位愉快!
刘中凯
2015829日于北京

我的更多文章

下载客户端阅读体验更佳

APP专享